Системная магистраль состоит из _ узлов
(*ответ*) трех
пяти основных
одного основного и трех дополнительных
двух
Системы PowerPC используют однокристальную реализацию архитектуры POWER, изготавливаемую компанией
(*ответ*) Motorola
Compaq
Intel
Sun
Технологию энергосбережения Enhanced Intel SleepStep поддерживают все процессоры серии Intel Pentium D 9хх, кроме модели Intel Pentium
(*ответ*) D 920
A 910
D 940
A 960
Топовые модели процессоров Intel выделяют более _ Вт теплоты
(*ответ*) 100
1000
1
10
У всех процессоров семейства AMD Sempron размер кэша L2 не превосходит
(*ответ*) 256 Кбайт
64 байта
128 Кбайт
128 бит
Указатель адреса команды (Instruction Pointer) в отечественной литературе называется
(*ответ*) счетчиком команд
машинным словом
операндом в памяти
аппаратным транслятором
Управляющие регистры - CR0, CR1, CR2, CR3 имеют длину по
(*ответ*) 32 бита
32 байта
16 бит
8 бит
Условно микропроцессор можно разделить на
(*ответ*) три части: исполнительный блок (Execution Unit - EU), устройство сопряжения с системной магистралью (Bus Interface Unit - BIU) и блок управления микропроцессором (Control Unit - CU)
две части: счетчик (Count Register) и регистр данных (Data Register)
четыре части: регистр базы (Base Register - BR), исполнительный блок (Execution Unit - EU), устройство сопряжения с системной магистралью (Bus Interface Unit - BIU), и блок управления микропроцессором (Control Unit - CU)
две части: исполнительный блок (Execution Unit - EU) и блок управления микропроцессором (Control Unit - CU)
Фирма Intel (INTegrated ELectronics) совместно с Hewlet Packard разрабатывает RISC-процессор
(*ответ*) P7
Alpha
MIPS
SPARC
Шина данных (ШД), шина адреса (ША) и шина управления (ШУ) образуют
(*ответ*) системную магистраль
периферийные устройства
интерфейс системной шины
микропроцессорный комплект
“Операнды в памяти”
(*ответ*) могут указываться с помощью регистров, символическими именами, константами
использовать не разрешается
указываются именами используемых регистров МП
бывают всегда числовыми
Библиотека компилятора может быть написана в виде исходного модуля:
(*ответ*) верно
неверно
В адресном пространстве программы может существовать неограниченное число сегментов:
(*ответ*) нет
да
В одной ЭВМ используется один для всех устройств интерфейс ввода-вывода:
(*ответ*) неверно
верно