При последовательном интерфейсе скорость передачи данных, определяемая количеством передаваемых в секунду битов данных, называется
(*ответ*) номинальной
селекторной
максимальной
эффективной
При прямом доступе к памяти процессор
(*ответ*) полностью освобождается от операций ввода-вывода
управляет обменом данными
выполняет операции вывода
выполняет операции ввода
При страничной организации памяти базово-граничная пара хранит следующую информацию о таблице страниц каждой задачи
(*ответ*) начальный адрес и длину
начальный адрес и длину каждого элемента
количество элементов и длину каждого элемента
начальный адрес и конечный адрес
Принцип «первым вошел - первым вышел» осуществляется при стратегии своппирования страниц
(*ответ*) по времени пребывания в ОП
по вероятности использования
по приоритетам
в связи с давностью использования
Принцип организации ЭВМ, позволяющий без конструктивных изменений материнской платы подключать дополнительные устройства
(*ответ*) магистрально-модульный
с каналами ввода-вывода
интерфейсный
иерархический
Производительность шины измеряется в
(*ответ*) Мбайт/сек
МГц
Битах
Мбайтах
Промежуток времени между появлением запроса прерывания и началом выполнения прерывающей программы называется
(*ответ*) временем реакции
периодом обработки
быстродействием системы прерываний
временем ответа
Промежуток времени, в течение которого происходит передача информации между каналом и ПУ, называется
(*ответ*) сеансом связи
временем передачи
циклом шины
периодом передачи
Процессор выполняет цикл шины
(*ответ*) при необходимости записи или считывания информации
через фиксированные промежутки времени
по запросам внешних устройств
всегда
Процессор, который имеет более одного конвейера, способных отрабатывать инструкции параллельно, называется
(*ответ*) суперскалярным
параллельным
мультиконвейерным
скалярным
Прямой доступ к памяти осуществляется под управлением
(*ответ*) контроллера
ПУ
процессора
сопроцессора