Расположите события в хронологическом порядке:
изобретение процессоров, способных выполнять операции не над содержимым одного или нескольких регистров, а над более крупными фрагментами данных
появление первого суперкомпьютера семейства CRAY-1
появились решения с названием «суперскалярные процессоры»
переход на многоядерные процессоры
Расположите этапы общей схемы решения задач на многопроцессорных вычислительных системах в логическом порядке:
partitioning
communication
agglomeration
mapping
Расположите этапы решения задач в логической последовательности:
Выбор топологии сети
Экспериментальный подбор характеристик сети
Проверка адекватности обучения
Вербализация сети
Расположите этапы сложения двух чисел в логическом порядке:
сравнение порядков
сдвиг мантиссы меньшего из чисел
сложение мантисс
нормализация результата
Расположите этапы современного технологического цикла отладки параллельной программы в логическом порядке:
отладка программы на рабочей станции как последовательной программы
выполнение программы на той же рабочей станции в режиме эмуляции параллельного выполнения для проверки корректности средств распараллеливания
выполнение программы на целевой параллельной машине в специальном режиме, при котором промежуточные результаты параллельного выполнения сравниваются с эталонными результатами
Реконфигурируемость – варьирование числа _ и графа их связей, надежность и живучесть вычислительной системы
(*ответ*) узлов
Сетевой _ – устройство двунаправленного обмена данными между ПК и средой передачи данных вычислительной сети
(*ответ*) адаптер
Синхронизацию можно запретить с помощью спецификации
(*ответ*) NOWAIT
SCHEDULE
SMILES
DEFAULT
Система команд векторного процессора поддерживает работу с векторными регистрами и обязательно включает в себя команды:
(*ответ*) загрузки векторного регистра содержимым последовательных ячеек памяти, указанных адресом первой ячейки этой последовательности
(*ответ*) выполнения операций над всеми элементами векторов, находящихся в векторных регистрах
(*ответ*) сохранения содержимого векторного регистра в последовательности ячеек памяти, указанных адресом первой ячейки этой последовательности
повышения быстродействия процессора
Спецификация определяет вид переменных, которые ранее не определены в программе с помощью спецификаций
(*ответ*) SHARED
(*ответ*) PRIVATE
SCHEDULE
NOWAIT
Статическая реконфигурация ВС обеспечивается:
(*ответ*) варьированием числа вычислителей, ихструктуры и состава
(*ответ*) выбором для вычислителей числа полюсов для связи c другими вычислителями
(*ответ*) возможностью построения структур в виде графов, относящихся к различным классам
возможностью образования в системах таких подсистем, структуры и функциональные организации которых адекватны входной мультипрограммной ситуации и структурам решаемых задач
Установите соответствие между моделями и их описаниями:
модель EREW PRAM < одновременная запись и чтение из одной ячейки запрещены
модель CREW PRAM < разрешается одновременное чтение из одной ячейки памяти, но не разрешается одновременная запись
модель CRCW PRAM < разрешается как одновременное чтение из одной ячейки памяти, так и одновременная запись
Установите соответствие между распараллеливаниями и их описаниями:
Декомпозиция области решения < распараллеливание на основе геометрического параллелизма
Алгоритмическая декомпозиция < синтез параллельных алгоритмов (распараллеливание) на основе алгоритмического параллелизма
Функциональная декомпозиция < распараллеливание на основе функционального параллелизма
Декомпозиция по данным < распараллеливание на основе параллелизма данных
Установите соответствие между архитектурами и их особенностями:
COMA < Данные не привязаны к конкретному модулю памяти и не имеютуникального адреса, остающегося неизменным в течение всего времени существования переменной
NC-NUMA < Каждое слово памяти находится только в одном месте, нет копий
CC-NUMA < Совместимость кэшей на программном или аппаратном уровне