Современные операционные системы и системы программирования широко используют переключение содержимого регистров и отдельных управляющих триггеров, так называемого
(*ответ*) контекста процессора
текста процессора
информационного пространства процессора
столбца процессора
Способом адресации регистров в микроконтроллерах с RISC-процессором является
(*ответ*) непосредственная адресация
базовая адресация
индексная адресация
косвенная адресация
Сторожевой таймер используется для
(*ответ*) исключения зависания
преобразования частоты входного сигнала в цифровой код
реализации широтно-импульсной модуляции
формирования функций времени
Строка, имеющая неизмененную копию, которая, возможно, размещается также в других кэшах, называется
(*ответ*) "разделяемой строкой"
"удаленно-измененной строкой "
"удаленно-разделенной строкой"
"некэшированной строкой"
Строка, копии которой размещены в кэшах других модулей, называется
(*ответ*) "удаленно-разделенной строкой"
строкой, "невозможной к использованию"
"удаленно-измененной строкой "
"некэшированной строкой"
Строка, копия которой изменена операцией записи, называется
(*ответ*) "измененной строкой"
"разделяемой строкой"
"удаленно-измененной строкой "
удаленно-разделенной строкой"
Строка, копия которой не находится в кэше какого-либо другого модуля, кроме, возможно, резидентного для этой строки, называется
(*ответ*) "некэшированной строкой"
строкой, "невозможной к использованию"
"удаленно-измененной строкой "
"удаленно-разделенной строкой"
Строка, которая изменена операцией записи в каком-либо модуле, называется
(*ответ*) "удаленно-измененной строкой "
"некэшированной строкой"
"измененной строкой"
"разделяемой строкой"
Суперскалярными процессорами называются
(*ответ*) процессоры, в которых за счет параллельной работы функциональных устройств в одном такте вырабатывается несколько скалярных результатов
последовательные вычислительные системы, состоящие из совокупности процессорных элементов с программой-планировщиком, которая назначает задачи на процессорные элементы
процессоры, в которых за счет параллельной работы функциональных устройств в одном такте обрабатывается несколько скалярных команд
процессоры, в которых за счет параллельной работы функциональных устройств в одном такте обрабатывается несколько микрокоманд
Таблица предсказания ветвлений организуется
(*ответ*) по ассоциативному принципу, подобно кэш-памяти, ее элементы доступны по адресу команды, ветвление которой предсказывается
так, что в ней просто фиксируется предыстория ветвлений
на основе интерполяции тренда, определенного по предыстории ветвлений
на основе аппроксимации тренда, определенного по предыстории ветвлений