Классическими представителями CPLD являются микросхемы
(*ответ*) МАХ 7000
К1520ХМ6
КР1556ХЛ8
APEX 20K/KE
Когда число функций в системе превосходит число выходов ПЛМ, то
(*ответ*) несколько ПЛМ включаются параллельно по входам
промежуточные результаты с выхода вновь подаются на входы
используется предварительный дешифратор, выходы которого разрешают работу одной из ПЛМ
несколько ПЛМ включаются по входам - параллельно, а соответствующие выходы - объединяются
Код адреса содержится в команде, подлежащей выполнению, при адресации
(*ответ*) прямой
относительной
индексной
косвенной
Код Грея относится к кодам, в которых
(*ответ*) при переходе от любой комбинации к следующей изменяется только один разряд
каждая комбинация получается из предыдущей путем сдвига на один разряд
каждая комбинация содержит один ноль
каждая комбинация содержит одну единицу
Кодовое расстояние между двумя кодовыми комбинациями - это:
(*ответ*) число разрядов, в которых эти комбинации отличаются друг от друга
число разрядов, в которых эти комбинации равны
арифметическая разность этих комбинаций
логическая разность этих комбинаций
Колебания, в которых медленные изменения чередуются со скачкообразными, называют:
(*ответ*) релаксационными
гибридными
лавинными
импульсными
Команда микропроцессора К1821 SТА b3b2, передающая содержимое аккумулятора в ячейку памяти при прямой адресации, состоит из машинных циклов
(*ответ*) OF-MR-MR-MW
OF-MR-MW
MR-MR-MR-MW
OF-MW
Командный цикл состоит из машинных циклов
(*ответ*) одного или нескольких
четырех
пяти
одного
Концепция интерфейса с раздельной шиной характеризуется тем, что
(*ответ*) ячейки памяти и ВУ имеют свои адресные пространства
ячейки памяти или ВУ можно выделить некоторую зону адресов
обратиться к ячейке памяти или ВУ можно только по одному-единственному адресу
для адресов памяти и ВУ выделяются части общего адресного пространства
Кратностью ошибки для слова называют:
(*ответ*) число неверных разрядов
количество ошибок, которое может быть исправлено
количество ошибок, которое может быть обнаружено
номер неверного разряда
Логические выходы соединять параллельно:
(*ответ*) нельзя
можно при условии, что в любой момент времени ноль может быть только на одном из них
можно при условии, что в любой момент времени единица может быть только на одном из них
можно
Логический элемент с нечетным числом входов, выходная величина которого определяется тем, какие сигналы (0 или 1) составляют большинство среди входных сигналов, называется:
(*ответ*) мажоритарным элементом
компаратором
приоритетным шифратором
указателем старшей единицы